简介概要

中值滤波器在FPGA实现中的数据读取设计

来源期刊:软件工程2015年第4期

论文作者:李勇 袁林

文章页码:28 - 50

关键词:FPGA;中值滤波;数据读取;BRAM;D触发器;

摘    要:以Altera的QuartusⅡ为开发平台,在FPGA芯片中设计实现3×3窗口中值滤波器,结合选定的中值滤波算法,主要针对在进入比较单元前的数据读取部分进行优化设计,提出了构建双极随机存储器BRAM实现数据读取和构建D触发器实现数据串入并出两种数据读取设计。

详情信息展示

中值滤波器在FPGA实现中的数据读取设计

李勇,袁林

新疆轻工职业技术学院信息与软件分院

摘 要:以Altera的QuartusⅡ为开发平台,在FPGA芯片中设计实现3×3窗口中值滤波器,结合选定的中值滤波算法,主要针对在进入比较单元前的数据读取部分进行优化设计,提出了构建双极随机存储器BRAM实现数据读取和构建D触发器实现数据串入并出两种数据读取设计。

关键词:FPGA;中值滤波;数据读取;BRAM;D触发器;

<上一页 1 下一页 >

相关论文

  • 暂无!

相关知识点

  • 暂无!

有色金属在线官网  |   会议  |   在线投稿  |   购买纸书  |   科技图书馆

中南大学出版社 技术支持 版权声明   电话:0731-88830515 88830516   传真:0731-88710482   Email:administrator@cnnmol.com

互联网出版许可证:(署)网出证(京)字第342号   京ICP备17050991号-6      京公网安备11010802042557号