简介概要

编码器倍频、鉴相电路在FPGA中的实现

来源期刊:工矿自动化2005年第4期

论文作者:张宝泉 赵永秀 杨世兴

关键词:编码器; 倍频; 鉴相; FPGA; VHDL;

摘    要:VHDL是系统设计领域最佳的硬件描述语言.文章针对用于位置与速度反馈测量的光电编码器信号的特点,介绍了运用VHDL在FPGA中实现编码器倍频、鉴相电路的方法,它对提高编码器分辨率与实现高精度、高稳定性的信号检测及位置伺服控制具有一定的现实意义.

详情信息展示

编码器倍频、鉴相电路在FPGA中的实现

张宝泉1,赵永秀1,杨世兴1

(1.西安科技大学电控学院,陕西,西安,710054)

摘要:VHDL是系统设计领域最佳的硬件描述语言.文章针对用于位置与速度反馈测量的光电编码器信号的特点,介绍了运用VHDL在FPGA中实现编码器倍频、鉴相电路的方法,它对提高编码器分辨率与实现高精度、高稳定性的信号检测及位置伺服控制具有一定的现实意义.

关键词:编码器; 倍频; 鉴相; FPGA; VHDL;

【全文内容正在添加中】

<上一页 1 下一页 >

相关论文

  • 暂无!

相关知识点

  • 暂无!

有色金属在线官网  |   会议  |   在线投稿  |   购买纸书  |   科技图书馆

中南大学出版社 技术支持 版权声明   电话:0731-88830515 88830516   传真:0731-88710482   Email:administrator@cnnmol.com

互联网出版许可证:(署)网出证(京)字第342号   京ICP备17050991号-6      京公网安备11010802042557号